‚b‚o‚k‚c^‚e‚o‚f‚`•]‰Ώƒ{[ƒh

ŠT—vŽΚ^ƒfƒ‚•—Œiƒfƒ‚‰ζ–ΚŠO•”ƒŠƒ“ƒN‘ŒΙ”υl
ƒgƒ‰‹Z‚Q‚O‚O‚U”N‚SŒŽŒŽ†•t˜^Šξ”Β
CPLD=MAX-II EPM240T100C5
ƒgƒ‰‹Z‚Q‚O‚O‚U”N‚SŒŽ†
ƒgƒ‰‹Z‚Q‚O‚O‚U”N‚TŒŽ†
ƒgƒ‰‹Z‚Q‚O‚O‚U”N‚SŒŽ†•t˜^‚b‚c
ƒgƒ‰‹Z‚Q‚O‚O‚U”N‚TŒŽ†•t˜^‚b‚c
@
‚c‚v‚l‚Q‚O‚O‚R”N‚PŒŽ†•t˜^Šξ”Β
CPLD=EPM7256A-TC100-10
@ @ ‚c‚v‚l‚Q‚O‚O‚R”N‚PŒŽ† ‚c‚v‚l‚Q‚O‚O‚R”N‚PŒŽ†•t˜^‚b‚c •β‘«
‚c‚v‚l‚Q‚O‚O‚R”N‚P‚OŒŽ†•t˜^Šξ”Β
FPGA=EP1C3-T100-C8
‚c‚v‚l‚Q‚O‚O‚R”N‚P‚OŒŽ† ‚c‚v‚l‚Q‚O‚O‚R”N‚P‚OŒŽ†•t˜^‚b‚c@
‚c‚v‚l‚Q‚O‚O‚T”N‚PŒŽ†•t˜^Šξ”Β
FPGA=XC3S50-VQ100
‚c‚v‚l‚Q‚O‚O‚T”N‚PŒŽ† ‚c‚v‚l‚Q‚O‚O‚T”N‚PŒŽ†•t˜^‚b‚c@
‚c‚v‚l‚Q‚O‚O‚V”N‚VŒŽ†•t˜^Šξ”Β
FPGA=XC3S250E-VQ100
‚c‚v‚l‚Q‚O‚O‚V”N‚VŒŽ† ‚c‚v‚l‚Q‚O‚O‚V”N‚VŒŽ†•t˜^‚c‚u‚c@
‚c‚c‚s‘nŠ§†•t˜^Šξ”Β
FPGA=LFXP2-5E-5TN144C
‚c‚c‚s‘nŠ§† ‚c‚c‚s‘nŠ§†•t˜^‚c‚u‚c@
XilinxŽΠ»‚wƒ{[ƒh
CPLD=XC2C256TQG144-7C
$50
Xilinx
Digilent
@•β‘«‚P
•β‘«‚Q
XilinxŽΠ»CoolRunnerIIƒ{[ƒh
CPLD=XC2C256TQG144-7C
$39
Xilinx @@
DigilentŽΠ»D2ƒ{[ƒh
FPGA=XC2S200PQ208-6C
$49
Digilent @•β‘«‚P
•β‘«‚Q
AvNetŽΠ»SP3A•]‰Ώƒ{[ƒh
FPGA=XC3S400AFTG256-4C
$49
AvNet Ž‘—Ώ@

Last updated 14-Jul-2009

–ί‚ιB